Laporan Praktikum Register



LAPORAN PRAKTIKUM RANGKAIAN SHIFT REGISTER PADA APLIKASI PROTEUS

I. Tujuan Praktikum

        1. Mengetahui dan memahami konsep register. 
        2. Mampu mendesain rangkaian shift register pada aplikasi proteus.

II. Landasan Teori

      Register geser (Shift register) merupakan salah satu piranti fungsional yang banyak digunakan di dalam sistem digital. Pada sistem digital register geser digunakan untuk menggeser suatu data. Pergeseran data pada register dapat dilakukan dalam dua arah yaitu ke arah LSB (Low Significant Bit) dan ke arah MSB (Most Significant Bit). Register geser dikelompokkan  sebagai rangkaian logika, dan oleh sebab itu suatu register disusun dari flip-flop. Register geser digunakan sebagai memori sementara dan untuk pergeseran data ke kiri atau ke kanan. Register geser dapat juga digunakan untuk mengubah format data seri ke paralel atau dari paralel ke seri.


(Ilustrasi Gambar)

        Software Proteus adalah sebuah software yang digunakan untuk mendesain PCB yang juga dilengkapi dengan simulasi PSpice pada level skematik sebelum rangkaian skematik di-upgrade ke PCB untuk memastikan PCB dapat berfungsi dengan semestinya. Proteus mengkombinasikan program ISIS untuk membuat skematik desain rangkaian dengan program ARES untuk membuat layout PCB dari skematik yang dibuat. ISIS disini bukanlah ISIS yang merupakan kumpulan teroris namun digunakan sebagai program untuk perancangan dan pendidikan, sedangkan ARES atau disebut juga Advanced Routing and Editing Software digunakan untuk membuat modul layout PCB.


III. Metode Praktikum 

        Alat dan bahan: - Menggunakan laptop yang telah terpasang aplikasi proteus.

                                      - DT Flip Flop

                                      - Logic State

                                      - Logic Probe (BIG)


IV. Hasil Praktikum

Disini saya menggunakan rangkaian SIPO dengan bantuan DT Flip Flop. SIPO adalah register geser dengan masukan berurutan keluaran serentak.

Cara kerja:

Masukan-masukan data secara deret akan dikeluarkan oleh D-FF setelah masukan denyut lonceng dari 0 ke 1. Keluaran data/informasi serial akan dapat dibaca secara paralel setelah diberikan satu komando (Read Out). Bila dijalan masuk Read Out diberi logik 0, maka semua keluaran AND adalah 0 dan bila Read Out diberi logik 1, maka pintu-pintu AND menghubung langsungkan sinyal-sinyal yang ada di Q masing-masing flip-flop.

1. 1100



2. 1001



3. 0101



V. Kesimpulan

        Register geser adalah suatu rangkaian yang menggunakan flip-flop yang salingdisambung secara seri sehingga setiap bit yang disimpan di keluaran Q digeser ke flip-flop berikutnya. Pergeseran bit ini terjadi pada setiap pulsa clock. Pulsa-pulsa clocktersebut dikirim kesemua flip-flop dalam register, sehingga operasinya berjalan secarasinkron. Flip-flop jenis apapun yang operasinya sesuai (terpicu tepian) dapat dipakai.

    Register merupakan blok logika yang sangat penting dalam kebanyakan sistemdigital. Register sering digunakan untuk menyimpan (sementara) informasi biner yangmuncul pada keluaran sebuah matrik pengkodean.Register geser dirancang untuk bergeser ke kiri atau ke kanan. Register geserdigunakan secara luas sebagai memori sementara dan untuk menggeser data.

VI. Referensi

https://pdfcoffee.com/laporan-praktikum-input-output-pada-aplikasi-proteus-pdf-free.html

https://elektronika-dasar.web.id/shift-register-register-geser/

                   

Comments

Popular Posts